Mostrar el registro sencillo del ítem

dc.creatorAguirre, Fernando
dc.creatorAlpago, Octavio
dc.creatorAtencio, Jerónimo
dc.creatorFurfaro, Alejandro
dc.creatorPazos, Sebastián
dc.date.accessioned2021-09-30T16:11:17Z
dc.date.available2021-09-30T16:11:17Z
dc.date.issued2015-10-01
dc.identifier.citationProyecciones, Vol.13 No. 2es_ES
dc.identifier.issn1853-6352
dc.identifier.urihttp://hdl.handle.net/20.500.12272/5503
dc.description.abstractEste reporte surge de un proyecto de cooperación con ingenieros y científicos del departa- mento de Computer Engineering de la Universidad de Utah, Estados Unidos y el Laboratorio de Microelectrónica de la Facultad Regional Buenos Aires de la Universidad Tecnológica Na- cional (FRBA-UTN). En el mismo se exponen las técnicas utilizadas para la síntesis de un Cir- cuito Integrado (CI)2 que representa un módulo hasher del algoritmo Secure Hash Algorithm (SHA-256) lo cual es una función criptográfica de 256 bits de longitud. Este algoritmo adquirió popularidad con el auge de los BitCoins como criptomonedas. Las técnicas asincrónicas son las técnicas metodológicas de diseño más prometedoras. En este trabajo se describe lo rea- lizado en las áreas de lógica, síntesis, layout, testing y manufactura. Cabe destacar que un componente esencial de su síntesis física fue el desarrollo de un kit de Diseño Físico Interope- rable (iPDK) para el cual se utilizaron las herramientas de diseño automático de Synopsys® y Mentor Graphics®. Por otra parte, la manufactura se realizó a través de MOSIS en un proceso de fabricación CMOS de 180 nm de 6 niveles de metal, provisto por IBM.es_ES
dc.description.abstractThis work describes the initial steps of a joint collaboration with engineers and scientists of the Computer Engineering Department of the University of Utah, USA. It presents the tech- niques used in the design and synthesis of an integrated digital circuit (IC). The target IC is an embedded SHA-256 hasher module, which became popular with the noticeable advance of BitCoins as crypto currencies. The asynchronous design methodology is one of the most promising methodologies of IC design. In this article we simply describe our work in the areas of logic and physical synthesis, testing and manufacturing. One essential component for physical synthesis was the creation and adaptation of an Interoperable Physical Design Kit (iPDK) for the Synopsys® CAD environment and Mentor Graphics®. Manufacturing was done through MOSIS, on a 180 nm CMOS process with 6 metal layers from IBM.es_ES
dc.formatapplication/pdfes_ES
dc.language.isospaes_ES
dc.rightsinfo:eu-repo/semantics/openAccesses_ES
dc.rights.urihttp://creativecommons.org/licenses/by-nc/4.0/*
dc.rights.uriAtribución-NoComercial 4.0 Internacional*
dc.sourceProyecciones, Vol.13 No.2, 21-35. (2015)es_ES
dc.subjectcircuitos integrados digitaleses_ES
dc.subjectsincrónicoes_ES
dc.subjectasincrónicoes_ES
dc.subjectveriloges_ES
dc.subjectcmoses_ES
dc.subjectipdkes_ES
dc.subjectintegrated digital circuitses_ES
dc.subjectsynchronouses_ES
dc.subjectasynchronouses_ES
dc.subjectveriloges_ES
dc.subjectcmoses_ES
dc.subjectipdkes_ES
dc.titleDiseño, síntesis, fabricación y prueba de unHasher SHA-256 en tecnología CMOS de 180 nmes_ES
dc.typeinfo:eu-repo/semantics/articlees_ES
dc.rights.holderFernando Aguirre, Octavio Alpago, Jerónimo Atencio, Alejandro Furfaro, Sebastián Pazoses_ES
dc.description.affiliationFil: Aguirre, Fernando. Universidad Tecnológica Nacional. Facultad Regional Buenos Aires. Departamento de Ingeniería Electrónica; Argentina.es_ES
dc.description.affiliationFil: Alpago, Octavio. Universidad Tecnológica Nacional. Facultad Regional Buenos Aires. Departamento de Ingeniería Electrónica; Argentina.es_ES
dc.description.affiliationFil: Atencio, Jerónimo. Universidad Tecnológica Nacional. Facultad Regional Buenos Aires. Departamento de Ingeniería Electrónica; Argentina.es_ES
dc.description.affiliationFil: Furfaro, Alejandro. Universidad Tecnológica Nacional. Facultad Regional Buenos Aires. Departamento de Ingeniería Electrónica; Argentina.es_ES
dc.description.affiliationFil: Pazos, Sebastián. Universidad Tecnológica Nacional. Facultad Regional Buenos Aires. Departamento de Ingeniería Electrónica; Argentina.es_ES
dc.description.peerreviewedPeer Reviewedes_ES
dc.type.versionpublisherVersiones_ES
dc.rights.useLicencia Creative Commons Atribución -No Comerciales_ES


Ficheros en el ítem

Thumbnail
Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem

info:eu-repo/semantics/openAccess
Excepto si se señala otra cosa, la licencia del ítem se describe como info:eu-repo/semantics/openAccess