Reingeniería de interfaz sincrónica a digital

dc.contributor.advisorFriedrich, Guillermo Rodolfo
dc.contributor.advisorLaiuppa, Adrián Héctor
dc.contributor.coadvisorGalasso, Christian Luis
dc.creatorPrats, Franco Ezequiel
dc.creatorSosa, Arnaldo José
dc.date.accessioned2025-05-30T17:35:41Z
dc.date.issued2025
dc.description.abstractEn el presente trabajo se describirá el diseño e implementación de una interfaz para la conversión de señales sincrónicas a digitales basada en una placa de desarrollo STM32 NUCLEO – F429ZI. Este sistema se encuentra en algunas consolas de sistemas de control de barcos y se estudian alternativas para su modernización. Luego se comprobará el funcionamiento de la interfaz a través de distintos ensayos.
dc.description.affiliationFil: Prats, Franco Ezequiel. Universidad Tecnológica Nacional. Facultad Regional Bahía Blanca; Argentina.
dc.description.affiliationFil: Sosa, Arnaldo José. Universidad Tecnológica Nacional. Facultad Regional Bahía Blanca; Argentina.
dc.formatpdf
dc.identifier.urihttps://hdl.handle.net/20.500.12272/13107
dc.language.isoes
dc.rightsinfo:eu-repo/semantics/embargoedAccess
dc.rightsAttribution-NonCommercial-ShareAlike 4.0 Internationalen
dc.rights.embargoEnd2026-05-31
dc.rights.urihttp://creativecommons.org/licenses/by-nc-sa/4.0/
dc.rights.useNo comercial, con fines educativos y académicos, con una licencia igual a la que regula esta obra.
dc.subjectSynchro - resolver
dc.subjectConversor sincronico - digital
dc.subjectDetector de picos
dc.subjectAdaptador de nivel
dc.subjectFreeRTOS
dc.subjectLWIP
dc.titleReingeniería de interfaz sincrónica a digital
dc.typeinfo:eu-repo/semantics/bachelorThesis
dc.type.versionacceptedVersion

Files